时钟线: SCL 数据线: SDA
空闲状态: 两根线都是高电平
数据的传输: 起始信号: 时钟线SCL为高电平 ,数据线SDA由低变高
终止信号: 时钟线SCL为高电平,数据线SDA由高变低
iic在起始信号后,接下来是写入设备的地址,告诉设备我要与你通信
IIc总线程序设计流程:
起始信号: 模拟时序的开始
写入地址: 写入的是ad转换芯片的地址,告诉设备我要与你通信
等待应答: 等待设备的应答
写入地址:写入ad芯片上挂载的设备的地址
等待应答: 等待设备的应答
终止信号:停止模拟时序
起始信号:模拟时序的开始
写入地址:写入设备地址,我要读取你寄存器里面的内容
等待应答:等待设备的应答
定义一个变量保存读出来的数据
产生一个非应答信号:告诉设备,我读取完了 给1
终止信号:停止模拟时序
版权声明:本文为CSDN博主「小聪不想秃头」的原创文章,遵循CC 4.0 BY-SA版权协议,转载请附上原文出处链接及本声明。
原文链接:https://blog.csdn.net/w396255075/article/details/122763495
时钟线: SCL 数据线: SDA
空闲状态: 两根线都是高电平
数据的传输: 起始信号: 时钟线SCL为高电平 ,数据线SDA由低变高
终止信号: 时钟线SCL为高电平,数据线SDA由高变低
iic在起始信号后,接下来是写入设备的地址,告诉设备我要与你通信
IIc总线程序设计流程:
起始信号: 模拟时序的开始
写入地址: 写入的是ad转换芯片的地址,告诉设备我要与你通信
等待应答: 等待设备的应答
写入地址:写入ad芯片上挂载的设备的地址
等待应答: 等待设备的应答
终止信号:停止模拟时序
起始信号:模拟时序的开始
写入地址:写入设备地址,我要读取你寄存器里面的内容
等待应答:等待设备的应答
定义一个变量保存读出来的数据
产生一个非应答信号:告诉设备,我读取完了 给1
终止信号:停止模拟时序
版权声明:本文为CSDN博主「小聪不想秃头」的原创文章,遵循CC 4.0 BY-SA版权协议,转载请附上原文出处链接及本声明。
原文链接:https://blog.csdn.net/w396255075/article/details/122763495
暂无评论