前言
译码器就是将每个输入的二进制代码译成对应的输出高低电平信号,和编码器互为逆过程。
百度百科
74HC138是一款高速CMOS器件,74HC138引脚兼容低功耗肖特基TTL(LSTTL)系列。74HC138译码器可接受3位二进制加权地址输入(A0, A1和A2),并当使能时,提供8个互斥的低有效输出(Y0至Y7)。
74HC138特有3个使能输入端:两个低有效(E1和E2)和一个高有效(E3)。除非E1和E2置低且E3置高,否则74HC138将保持所有输出为高。
详细讲解
1.芯片管脚图:
2.管脚讲解
E1.E2.E3为三个使能输入端,其中E1和E2为低有效,E3为高有效,除非E1和E2置低且E3置高,否则74HC138将保持所有输出为高;
当S1 = 0 或S2’ + S3’ = 1 时,译码器被禁止工作,当S1 = 1时,S2’+S3’ = 0 时,译码器处于工作状态。
A0,A1,A2为3位二进制加权地址输入端口,A2A1A0顺序组成的3位2进制数对应的十进制数x控制使能端口Yx’;例如当A2A1A0 = 101 时,其他门输出端全为高电平,只有Y5’为低电平。
Y0-Y7为8个输出端口,其输出电平由A0,A2,A3,E1,E2,E3决定。
3.逻辑符号
4.逻辑功能表
在单片机上的应用
74HC138芯片在单片机上最常见的用处就是IO扩展,通常配合74HC573锁存器使用,例如在蓝桥杯单片机开发板上面,74HC138译码器和74HC573锁存器的联合使用就可以实现3+8个IO口控制32个IO口的输出等。
版权声明:本文为CSDN博主「狂人伊莎」的原创文章,遵循CC 4.0 BY-SA版权协议,转载请附上原文出处链接及本声明。
原文链接:https://blog.csdn.net/diksan/article/details/122706792
前言
译码器就是将每个输入的二进制代码译成对应的输出高低电平信号,和编码器互为逆过程。
百度百科
74HC138是一款高速CMOS器件,74HC138引脚兼容低功耗肖特基TTL(LSTTL)系列。74HC138译码器可接受3位二进制加权地址输入(A0, A1和A2),并当使能时,提供8个互斥的低有效输出(Y0至Y7)。
74HC138特有3个使能输入端:两个低有效(E1和E2)和一个高有效(E3)。除非E1和E2置低且E3置高,否则74HC138将保持所有输出为高。
详细讲解
1.芯片管脚图:
2.管脚讲解
E1.E2.E3为三个使能输入端,其中E1和E2为低有效,E3为高有效,除非E1和E2置低且E3置高,否则74HC138将保持所有输出为高;
当S1 = 0 或S2’ + S3’ = 1 时,译码器被禁止工作,当S1 = 1时,S2’+S3’ = 0 时,译码器处于工作状态。
A0,A1,A2为3位二进制加权地址输入端口,A2A1A0顺序组成的3位2进制数对应的十进制数x控制使能端口Yx’;例如当A2A1A0 = 101 时,其他门输出端全为高电平,只有Y5’为低电平。
Y0-Y7为8个输出端口,其输出电平由A0,A2,A3,E1,E2,E3决定。
3.逻辑符号
4.逻辑功能表
在单片机上的应用
74HC138芯片在单片机上最常见的用处就是IO扩展,通常配合74HC573锁存器使用,例如在蓝桥杯单片机开发板上面,74HC138译码器和74HC573锁存器的联合使用就可以实现3+8个IO口控制32个IO口的输出等。
版权声明:本文为CSDN博主「狂人伊莎」的原创文章,遵循CC 4.0 BY-SA版权协议,转载请附上原文出处链接及本声明。
原文链接:https://blog.csdn.net/diksan/article/details/122706792
暂无评论